CadenceLIVEChina2024|OnlineSupportAI平台挑战赛、GDDR7Demo演示...
在即将到来的CadenceLIVE用户大会上,我们将演示Cadence最新的GDDR7产品,展示眼图、回环测试以及在顶级速度等级下的内存读写访问。随着AI市场的不断发展,Cadence通过提供全面的内存IP组合来满足这个动态市场各个细分领域的需求,保持行业领先地位。从满足服务器和高性能计算(HPC)训练密集需求的DDR5和HBM...
【学术论文】一种低功耗低噪声8相位输出环形振荡器
针对环形振荡器的功耗大、噪声大、线性度差等问题,基于TSMC55nm工艺,提出了一种新型交叉前馈结构环形振荡器电路。深入分析了器件自身热噪声、闪烁噪声对环形振荡器输出相噪贡献百分比,利用电容滤波技术来降低振荡器输出相噪,采用源极负反馈电路得到线性电流来改善调频线性度,并提供了宽调谐范围。SpectreRF仿真结果表明...
一种频率稳定的低功耗振荡器电路设计
本文所设计的振荡器电路采用弛豫充放电的原理,通过改进的方式对电容两端进行恒流充放电,并使用比较器的方式对电容两端电压进行比较,省去了比较器对参考电平的需求,使设计更为简单,并且节省了参考电平产生模块所需的功耗。仿真结果证明,在较宽的电源电压和温度范围内,振荡器能产生频率稳定的方波信号,整体功耗较小,能满...
基于OrCAD/PSpice的晶体振荡电路设计仿真
Cadence公司的OrCAD/PSpice就是其中功能强大的一种专用电路仿真软件;它可对给定参数的复杂电路进行直流、交流分析、瞬态分析、参数扫描和蒙特卡罗分析等,在电路设计初级阶段进行功能和性能的验证。本文以具体的振荡电路对PSpice仿真过程作深入探讨,对电子电路特性进行仿真分析,为电路优化设计提供可靠的理论依据。1电容三点...
AI芯片峰会沸腾深圳!50强榜单重磅揭晓,三大新技术惊艳交锋
英诺达市场与销售总监李曦谈道,IC设计上云面临数据安全、商务模式、技术支持等多重挑战。EDA龙头Cadence推出的Palladium硬件仿真加速器是业界较通用的硬件仿真器,支持百亿门级的SoC全芯片验证;但它价格昂贵,安装及维护要求高,中小公司往往难以负担。▲英诺达市场与销售总监李曦...
5nm 112Gbps 最新一代 SerDes IP 时钟设计详解
Rx时钟数据恢复功能由相位内插器支持,该内插器将Rx时钟相位调整到反馈分频器和输入相位频率检测器(www.e993.com)2024年11月10日。内插器中的各个相位边沿是从振荡器内的相移信号中提取的,如上所示。5nm工艺节点中的IP测试裸片和用于表征电路的环回测试配置如下所示:下图显示了环回测试的Rx特性——特别是不同数据速率下的每比特功...
UHF RFID标签电路设计 - RFID标签,其他 - RFID技术文章 - RFID...
尽管在阅读器一侧可以看到数据恢复,但其噪声很大。所恢复的时序和脉冲周期与经过调制的信号输入极为相关。本文提出了基于商用0.18μmCMOS工艺的EPCGlobalClass-1Generation-2UHFRFID标签电路设计。采用标准晶圆厂库器件和已建立的IC设计流程阐明了标签模拟前端的设计和仿真,该模拟前端包括了整流器、电压调节器...