北京清微智能科技申请一种使用总线地址快速访问寄存器的方法专利...
金融界2024年8月20日消息,天眼查知识产权信息显示,北京清微智能科技有限公司申请一项名为“一种使用总线地址快速访问寄存器的方法“,公开号CN202410427480.3,申请日期为2024年4月。专利摘要显示,本发明属于芯片开发技术领域,具体公开了一种使用总线地址快速访问寄存器的方法。该方法提出通过使用地址对应表来对地址和路径...
青芯半导体申请一种网卡芯片及其队列资源的动态分配方法专利,提高...
专利摘要显示,本发明公开一种网卡芯片,其包括PCIe模块以及地址映射模块,其中PCIe模块用于与外部主机通信,外部主机通过PCIe模块配置虚拟网卡的发送队列、接收队列以及事件队列,和/或读取状态寄存器,地址映射模块与PCIe模块可通信地连接,其基于队列的配置将PCIe模块的虚拟网卡基地址寄存器空间内的地址转换为内部物理地址。...
江苏华创微系统取得支持 DSP 处理器的内核屏蔽非法地址的专利...
将DSP处理器的内核初始化;S2、配置一组非法地址屏蔽寄存器,包括一个起始地址寄存器和一个结束地址寄存器,将两个寄存器覆盖的地址范围作为屏蔽地址区间;配置第一比较器和第二比较器,对位于屏蔽地址区间的指令发出非法地址判决信号;S3、获取PC指针,并判断PC指针是否位于屏蔽地址区间;若是,发出非法地址判决信号,...
三星申请存储器件专利,提高存储器件与片上系统间命令/地址线通信...
所述电子装置的操作方法包括:对存储器件与片上系统(SoC)之间的命令/地址线执行命令总线训练;基于被存储在所述存储器件中包括的模式寄存器中的第一样式来执行第一读取训练;基于对所述存储器件中包括的缓冲器的第一写入操作来执行第一写入训练;基于被存储在所述存储器件中包括的存储器存储体中的第二样式来执行第二读...
日本发布世界顶级低性能CPU:1bit指令、1Hz主频、2位地址
地址空间2位地址总线宽度1位ROM容量4位指令系统加法、跳转程序计数器1位标志寄存器未实现算术运算1位加法(异或)时钟频率1HzIC总数4片指令集:助记符机器语言解释ADDA,Im0将Im(立即数)添加到A寄存器。JMPIm...
海康机器申请工业采集卡触发专利,大大缩短触发目标设备执行目标...
所述方法包括:第一中央处理器响应于感知到目标基地址寄存器中的内容发生变化,根据预设的基地址寄存器与目标设备之间的对应关系,确定目标基地址寄存器对应的目标设备;其中,目标基地址寄存器中的内容发生变化,是由上位机触发对目标基地址寄存器进行配置导致的;第一中央处理器向目标设备发送触发信号以触发目标设备进行目标操作...
英飞凌 Aurix 2G TC3xx 入门介绍
TriCore内核独创了一种上下文保存机制,采用独立的ContextSaveArea(CSA)内存区域,将函数调用、中断、Trap等的上下文(寄存器、返回地址、PSW等)与栈进行隔离,大大提高了上下文的安全性。而且利用硬件自动保存、读取的机制,很大程度上提高了系统的实时性。
搞嵌入式,不懂DMA?笑死人
存数据到外设数据寄存器或者当前外设/存储器地址寄存器指示的存储器地址,第一次传输时的开始地址是DMA_CPARx或DMA_CMARx寄存器指定的外设基地址或存储器单元;执行一次DMA_CNDTRx寄存器的递减操作,该寄存器包含未完成的操作数目。DMA传输方式方法1:DMA_Mode_Normal,正常模式,...
三星申请存储器件及其操作方法专利,实现多个存储体同时执行刷新操作
专利摘要显示,一种存储器件包括执行每存储体刷新(PBR)操作的多个存储体以及向多个存储体中的两个存储体提供单个行地址信号的地址寄存器,该两个存储体同时执行PBR操作并且单个行地址信号由该两个存储体共享。该两个存储体基于单个解码行地址信号来激活每个存储单元阵列的字线,该单个解码行地址信号基于单个行地址信号来产...
「GD32F470紫藤派开发板」第八讲 ADC-规则组多通道采样实验
1.源地址和目标地址:DMA进行数据搬运过程为从源地址读取到数据,再搬运到目标地址。本实验中,需要把ADC转换结果搬运到自定义的buffer中,所以源地址就要设置为ADCx_RDATA寄存器地址,目标地址为buffer地址。2.源和目标的地址增量方式:地址增量方式有固定模式和增量模式两种,固定模式是指进行一次DMA搬运后,下次...